時鐘控制d觸發(fā)器只有一個輸入端,邏輯電路和邏輯符號如圖1(a)、(b)所示。該觸發(fā)器是對鐘控r-s觸發(fā)器的控制電路稍加修改后形成的。修改后的控制電路除了實現(xiàn)對觸發(fā)器工作的定時控制外,另一個作用是在時鐘脈沖作用期間(cp=1時),將輸入信號d轉換成一對互補信號送至基本r-s觸發(fā)器的兩個輸入端,使基本r-s觸發(fā)器的兩個輸入信號只可能為01或者10兩種取值,從而消除了觸發(fā)器狀態(tài)不確定的現(xiàn)象。
圖1
(1)工作原理
①當無時鐘脈沖作用(cp=0)時:門g3、g4被封鎖。不管d端的輸入為何值,兩個控制門的輸出均為1,觸發(fā)器狀態(tài)保持不變。
②當有時鐘脈沖作用(cp=1)時:
●若d=0,則門g4輸出為1,門g3輸出為0,觸發(fā)器狀態(tài)被置0;
●若d=1,則門g4輸出為0,門g3輸出為1,觸發(fā)器狀態(tài)被置1。
(2)邏輯功能描述
由工作原理可可歸納出鐘控d觸發(fā)器在時鐘脈沖作用下的功能表、激勵表和次態(tài)方程。
①功能表
表1 功能表
d
qn+1
功能說明
0
1
0
1
置0
置1
②激勵表
表2 激勵表
q qn+1
d
0 0
0 1
1 0
1 1
0
1
0
1
③次態(tài)方程
觸發(fā)器的次態(tài)方程為:qn+1=d