本文主要介紹74ls04是什么邏輯門(74ls00是什么門電路),下面一起看看74ls04是什么邏輯門(74ls00是什么門電路)相關(guān)資訊。
一、實(shí)驗(yàn)?zāi)康?
1.驗(yàn)證常見門電路的邏輯功能。
2.了解常用74ls系列門電路的引腳分布。
3.根據(jù)常用的集成邏輯門設(shè)計(jì)一個(gè)組合邏輯電路。
二、實(shí)驗(yàn)原理
集成邏輯門電路是最簡(jiǎn)單、最基本的數(shù)字集成元件。任何復(fù)雜的組合電路和時(shí)序電路都可以通過邏輯門的適當(dāng)組合來連接。目前有各種集成門電路,如與門、或門、非門、與非門等。
雖然中、大規(guī)模集成電路相繼問世,但形成某一系統(tǒng)時(shí)仍有各種門電路。因此,掌握邏輯門的工作原理并熟練、靈活地使用,是數(shù)字技術(shù)人員必備的基本功之一。
ttl門電路
ttl集成電路因其工作速度快、輸出幅度大、種類多、不易損壞而被廣泛應(yīng)用。特別是學(xué)生實(shí)驗(yàn)選擇ttl電路更合適。所以本書多采用74ls(或74)系列ttl集成電路。
其工作電源電壓為5v,0.5v,邏輯高電平1時(shí)2.4v,低電平0時(shí)0.4v。
p2輸入與門,2輸入或門,2輸入與非門,4輸入與非門,逆變器型號(hào)分別為74ls08:2輸入四個(gè)與門,74ls32:2輸入四個(gè)或門,74ls00:2輸入四個(gè)與非門,74ls20:4輸入兩個(gè)。
ttl集成門集成芯片的管腳分別對(duì)應(yīng)邏輯符號(hào)圖中的輸入輸出端,電源和地一般是集成芯片的兩端。例如,對(duì)于14引腳集成芯片,7個(gè)引腳是電源地(gnd),14個(gè)引腳是電源正端(vcc),其余引腳是輸入和輸出,如圖1所示。
pin碼的識(shí)別方法是:將集成塊的正面(有字的一面)對(duì)準(zhǔn)用戶,并標(biāo)上“?”有左邊的刻痕或小標(biāo)記。開始時(shí),數(shù)1,2,3,從底部到頂部逆時(shí)針旋轉(zhuǎn)n英尺。使用時(shí),可以通過查ic手冊(cè)了解每個(gè)管腳的作用。
圖1 74ls 08集成電路引腳排列圖
三、實(shí)驗(yàn)的內(nèi)容和步驟
ttl門邏輯功能的驗(yàn)證
(1)與門功能測(cè)試:將74ls08集成芯片(引腳排列如圖1所示)插入ic空插座,輸入端接邏輯開關(guān),輸出端接led,14腳接5v電源,7腳接地,即可進(jìn)行實(shí)驗(yàn)。
結(jié)果用邏輯“0”或“1”表示,并填入表1。
表1門邏輯功能表
投入
輸出
與門
或門
與非門
或非門
b(k2)
a(k1)
q=ab
q=a+b
q=ab
q=a+b
0
0
1
1
0
1
0
1
(2)或門功能測(cè)試:將74ls32集成片(管腳排列圖見圖2)插入ic空插座中,輸入端接邏輯開關(guān),輸出端接led發(fā)光二極管,管腳14接+5v電源,管腳7接地。
將結(jié)果用邏輯“0”或“1”來表示并填入表4.1中。
圖2 74ls32四2輸入或門管腳排列圖
(3)與非門功能測(cè)試:將74ls00集成片(管腳排列圖見圖3)插入ic空插座中,輸入端接邏輯開關(guān),輸出端接led發(fā)光二極管,管腳14接+5v電源,管腳7接地。
將結(jié)果用邏輯“0”或“1”來表示并填入表1中。
圖3 74ls00 2輸入四與非門管腳排列圖
(4)或非門功能測(cè)試:將74ls00和74ls32集成片插入ic空插座中,輸入端接邏輯開關(guān),輸出端接led發(fā)光二極管,管腳14接+5v電源,管腳7接地。將結(jié)果用邏輯“0”、“1”來表示并填入表1中。
四、注意事項(xiàng)
1.ttl門電路的輸入端若不接信號(hào),則視為高電平。在拔插集成塊時(shí),必須切斷電源。
在實(shí)驗(yàn)時(shí),當(dāng)輸入端須改接連線時(shí),不得在通電情況下進(jìn)行操作。需先切斷電源,改接連線完成后,再通
電進(jìn)行實(shí)驗(yàn)。輸出端一般不需作保護(hù)處理。
五、實(shí)驗(yàn)總結(jié)
1.整理實(shí)驗(yàn)表格。
2.畫出門電路邏輯變換的線路圖。
六、設(shè)計(jì)電路
試用與非門和反相器(非門)設(shè)計(jì)一個(gè)3輸入(a0、a1、a2)、3輸出(q0、q1、q2)的信號(hào)排隊(duì)電路。
其功能是:當(dāng)輸入a0為1時(shí),無論a1和a2為1還是0,輸出q0為1,q1和q2為0;當(dāng)a0為0且a1為1,無論a2為1還是0,輸出q1為1,其余兩個(gè)輸出為0;當(dāng)a2為1且a0和a1均為0時(shí),輸出q2為1,其余兩個(gè)輸出為0。
圖4 74ls04反相器管腳排列圖